Edit online

概述

系统仿真用例控制与状态寄存器, 是为了弥合仿真环境与实际运行环境的差异, 主要功能如下:
  1. BROM 运行时(CPU从默认地址启动后),通过写入固定的寄存器, 告知仿真环境,仿真用例需要加载的地址与长度,并且启动加载;

  2. 仿真完成后,通过写入固定的寄存器,告知仿真环境,仿真用例结束, 并且还可以把仿真结果写入固定地址,方便分析问题时,快速定位问题根源。

本文定义的寄存器属于 RTC 模块,不可综合,实际芯片和 FPGA 上不存在。