| SYSTEM |
| RESET |
复位引脚 |
I |
| PLL_XI |
24
MHz 晶振输入 |
AI |
| PLL_XO |
24
MHz 晶振输出 |
AO |
| RTC |
| RTC_IO |
RTC 唤醒输出 |
OD |
| RTC_VCOIN |
RTC 纽扣电池供电 |
P |
| RTC_XO |
32.768
kHz
晶振输出 |
AO |
| RTC_XI |
32.768
kHz
晶振输入 |
AI |
| USB |
| USB0_DM |
USB0 数据信号负端 |
AI/O |
| USB0_DP |
USB0 数据信号正端 |
AI/O |
| USB1_DM |
USB1 数据信号负端 |
AI/O |
| USB1_DP |
USB1 数据信号正端 |
AI/O |
| RTP |
| RTP_XP |
RTP X 方向正端 |
AI |
| RTP_YP |
RTP Y 方向正端 |
AI |
| RTP_XN |
RTP X 方向负端 |
AI |
| RTP_YN |
RTP Y 方向负端 |
AI |
| ADC,x = 0~7 |
| GPADCx |
模拟采样信号输入 |
AI |
| ADC,x = 0~11 |
| PSADCx |
模拟采样信号输入 |
AI |
| AMIC |
| AMIC_IN |
模拟麦克风信号输入 |
AI |
| AMIC_BIAS |
模拟麦克风偏压输出 |
AO |
| EMAC,x = 0~1 |
| EMACx_RXD1 |
RMII 数据接收信号线 1 |
I |
| EMACx_RXD0 |
RMII 数据接收信号线 0 |
I |
| EMACx_CRS_DV |
RMII 数据接收有效 |
I |
| EMACx_REFCLK |
RMII 参考时钟 |
I |
| EMACx_TXD1 |
RMII 数据发送信号线 1 |
O |
| EMACx_TXD0 |
RMII 数据发送信号线 0 |
O |
| EMACx_TXC |
RMII 发送时钟 |
O |
| EMACx_TXEN |
RMII 数据发送使能 |
O |
| EMACx_MDC |
RMII 串行管理接口时钟 |
I/O |
| EMACx_MDIO |
RMII 串行管理接口数据 |
I/O |
| CLK_OUTx |
可配置 25MHz 时钟输出,x = 0~3 |
O |
| GMAC,x = 0~1 |
| GMACx_RXD3 |
RGMII 数据接收信号线 3 |
I |
| GMACx_RXD2 |
RGMII 数据接收信号线 2 |
I |
| GMACx_RXD1 |
RGMII 数据接收信号线 1 |
I |
| GMACx_RXD0 |
RGMII 数据接收信号线 0 |
I |
| GMACx_RXCTL |
RGMII 数据接收控制 |
I |
| GMACx_CLKIN |
RGMII 参考时钟 |
I |
| GMACx_TXD3 |
RGMII 数据发送信号线 3 |
O |
| GMACx_TXD2 |
RGMII 数据发送信号线 2 |
O |
| GMACx_TXD1 |
RGMII 数据发送信号线 1 |
O |
| GMACx_TXD0 |
RGMII 数据发送信号线 0 |
O |
| GMACx_TXCK |
RGMII 发送时钟 |
O |
| GMACx_TXCTL |
RGMII 数据发送控制 |
O |
| GMACx_MDC |
RGMII 串行管理接口时钟 |
I/O |
| GMACx_MDIO |
RGMII 串行管理接口数据 |
I/O |
| PWM,x = 0~3 |
| PWMx_A |
PWMx A 通道 |
O |
| PWMx_B |
PWMx B 通道 |
O |
| EPWM,x = 0~5 |
| EPWMx_A |
EPWMx A 通道 |
O |
| EPWMx_B |
EPWMx B 通道 |
O |
| CAP,x = 0~2 |
| CAPx |
CAP
输入捕获或
PWM
输出 |
I/O |
| QEP,x = 0~1 |
| QEPn_A |
QEPn 的输入 A 信号 |
I |
| QEPn_B |
QEPn 的输入 B 信号 |
I |
| QEPn_I |
QEPn 的输入输出 I 信号 |
I/O |
| QEPn_S |
QEPn 的输入输出 S 信号 |
I/O |
| QEPn_H0 |
QEPn 的霍尔输入信号 A |
I |
| QEPn_H1 |
QEPn 的霍尔输入信号 B |
I |
| QEPn_H2 |
QEPn 的霍尔输入信号 C |
I |
| SPI,x =
0~3 |
| SPIx_HOLD |
SPIx 保持信号,低电平有效 |
I/O |
| SPIx_WP |
SPIx 写保护信号,低电平有效 |
I/O |
| SPIx_CS |
SPIx 片选信号,低电平有效 |
I/O |
| SPIx_CLK |
SPIx 时钟信号 |
I/O |
| SPIx_MOSI |
SPIx 主机数据输出,从机数据输入 |
I/O |
| SPIx_MISO |
SPIx 主机数据输入,从机数据输出 |
I/O |
| UART,x = 0~7 |
| UARTx_TX |
UARTx 数据发送 |
O |
| UARTx_RX |
UARTx 数据接收 |
I |
| UARTx_CTS |
UARTx 发送允许 |
I |
| UARTx_RTS |
UARTx 发送请求 |
O |
| I2C,x = 0~3 |
| I2Cx_SCL |
I2Cx 串行时钟信号 |
I/O |
| I2Cx_SDA |
I2Cx 串行数据信号 |
I/O |
| CIR |
| IR_TX |
红外数据发送 |
O |
| IR_RX |
红外数据接收 |
I |
| I2S,x = 0~1 |
| I2Sx_MCLK |
I2Sx 主时钟 |
O |
| I2Sx_LRCK |
I2Sx 左/右时钟 |
I/O |
| I2Sx_BCLK |
I2Sx 位时钟 |
I/O |
| I2Sx_DOUT |
I2Sx 串行数据输出 |
O |
| I2Sx_DIN |
I2Sx 串行数据输入 |
I |
| DSPK |
| DSPK0 |
Speaker 信号输出通道 0 |
O |
| DSPK1 |
Speaker 信号输出通道 1 |
O |
| DMIC |
| DMIC_CLK |
PDM 数字麦克风时钟信号 |
O |
| DMIC_D0 |
PDM 数字麦克风数据信号 |
I/O |
| SDC,x = 0~2 |
| SDCx_CMD |
SDC0 控制信号 |
I/O |
| SDCx_CLK |
SDC0 时钟信号 |
O |
| SDCx_D[3:0] |
SDC0 数据输入输出 |
I/O |
| LCD |
| LCD_D[23:0] |
LCD 数据输出 |
O |
| LCD_DCLK |
LCD 时钟信号 |
O |
| LCD_HS |
LCD 行场同步 |
O |
| LCD_VS |
LCD 列场同步 |
O |
| LCD_DE |
LCD 数据使能 |
O |
| LVDS,x = 0~1 |
| LVDSx_CKN |
LVDSx 时钟负端 |
AO |
| LVDSx_CKP |
LVDSx 时钟正端 |
AO |
| LVDSx_D0N |
LVDSx 数据 0 负端 |
AO |
| LVDSx_D0P |
LVDSx 数据 0 正端 |
AO |
| LVDSx_D1N |
LVDSx 数据 1 负端 |
AO |
| LVDSx_D1P |
LVDSx 数据 1 正端 |
AO |
| LVDSx_D2N |
LVDSx 数据 2 负端 |
AO |
| LVDSx_D2P |
LVDSx 数据 2 正端 |
AO |
| LVDSx_D3N |
LVDSx 数据 3 负端 |
AO |
| LVDSx_D3P |
LVDSx 数据 3 正端 |
AO |
| MIPI DSI |
| DSI_CKN |
MIPI DSI 时钟负端 |
AO |
| DSI_CKP |
MIPI DSI 时钟正端 |
AO |
| DSI_D0N |
MIPI DSI 数据 0 负端 |
AO |
| DSI_D0P |
MIPI DSI 数据 0 正端 |
AO |
| DSI_D1N |
MIPI DSI 数据 1 负端 |
AO |
| DSI_D1P |
MIPI DSI 数据 1 正端 |
AO |
| DSI_D2N |
MIPI DSI 数据 2 负端 |
AO |
| DSI_D2P |
MIPI DSI 数据 2 正端 |
AO |
| DSI_D3N |
MIPI DSI 数据 3 负端 |
AO |
| DSI_D3P |
MIPI DSI 数据 3 正端 |
AO |
| DVP |
| DVP_CK |
DVP 像素时钟 |
I |
| DVP_HS |
DVP 行场同步 |
I |
| DVP_VS |
DVP 列场同步 |
I |
| DVP_D[7:0] |
DVP 数据输入 |
I |
| PBUS |
| PBUS_CLK |
PBUS 外部总线时钟信号 |
O |
| PBUS_NCS |
PBUS 外设片选信号,低电平有效 |
O |
| PBUS_NADV |
PBUS 总线地址有效信号,低电平有效 |
O |
| PBUS_NWE |
PBUS 总线读写控制信号,低电平为写,高电平为读 |
O |
| PBUS_NOE |
PBUS 外设输出使能信号,低电平有效 |
O |
| PBUS_AD[15:0] |
PBUS 地址/数据总线 |
I/O |